延迟检波电路以及接收装置

    公开(公告)号:CN102763390B

    公开(公告)日:2015-01-21

    申请号:CN201080063119.3

    申请日:2010-07-08

    CPC classification number: H04L27/227 H04L7/042

    Abstract: 本发明提供一种低成本且能降低功耗的延迟检波电路以及利用该延迟检波电路的接收装置。本发明所涉及的延迟检波电路执行基于接收到的二相相位调制方式的接收波对由发送装置发送的数据进行解码的解码处理的一部分。并且,本发明所涉及的接收装置利用此种延迟检波电路。因此,本发明所涉及的延迟检波电路以及接收装置的成本低且能降低功耗。

    电源插座和连接装置
    2.
    发明公开

    公开(公告)号:CN103477565A

    公开(公告)日:2013-12-25

    申请号:CN201280018073.2

    申请日:2012-03-29

    Abstract: 提供一种在使没有连接通信装置的状态下的通信质量的劣化最小的情况下使用简单结构能够实现的电源插座和连接装置。该电源插座(1)具有:终端电路(14),用于针对通信信号的频带进行阻抗匹配,其中该终端电路插入在连接端子(11,11)和阴接触件(12,12)之间;以及旁路电路(15),其在连接端子(11)和阴接触件(12)之间与终端电路(14)并联连接。旁路电路(15)具有配备有插入在连接端子(11)和阴接触件(12)之间的机械触点(61,62)的开关(60),从而在开关(60)接通时形成使通信信号绕过终端电路(14)而通过的路径。可动件(63)工作,并且机械触点(61,62)开闭,由此使开关(60)接通或断开。可动件伴随着用作操作主体的插头的插入和拔出而工作。

    延迟检波电路以及接收装置

    公开(公告)号:CN102754404B

    公开(公告)日:2014-12-24

    申请号:CN201080063118.9

    申请日:2010-07-06

    CPC classification number: H04L27/227 H04L7/042

    Abstract: 本发明提供一种低成本且能降低功耗的延迟检波电路以及利用该延迟检波电路的接收装置。本发明所涉及的延迟检波电路执行基于接收到的接收波对由发送装置发送的数据进行解码的解码处理的一部分。并且,本发明所涉及的接收装置利用此种延迟检波电路。因此,本发明所涉及的延迟检波电路以及接收装置的成本低且能降低功耗。

    分支器
    6.
    发明公开

    公开(公告)号:CN103733530A

    公开(公告)日:2014-04-16

    申请号:CN201280039042.5

    申请日:2012-08-10

    Abstract: 本发明涉及一种分支器1,包括并联在干线端子Ta1和Ta2与分支端子Tb1和Tb2之间的信号分支电路8和电力分支电路9,其中信号分支电路8阻止配电电力并且使PLC通信信号通过,并且电力分支电路9阻止通信信号并且使配电电力通过。在信号分支电路8中,在通信信号的频带中,从分支端子Tb1和Tb2侧所见的阻抗与电力线4的特征阻抗相匹配并且从干线端子Ta1和Ta2侧所见的阻抗比从分支端子Tb1和Tb2侧所见的阻抗高。在电力分支电路9中,在通信信号的频带中,将输入/输出阻抗设置为与从干线端子Ta1和Ta2侧所见的信号分支电路8的阻抗相比足够高。因而,能够防止在电力线中从干线到分支线的各个分支点处通信信号强度的急剧降低,并且能够确保鲁棒的通信。

    负载控制系统、直流负载和终端装置

    公开(公告)号:CN103493506A

    公开(公告)日:2014-01-01

    申请号:CN201280018658.4

    申请日:2012-04-02

    CPC classification number: H05B37/0263 H02J1/06

    Abstract: 终端装置(4)包括:终端侧通信单元(41),用于经由布线线路(2)来发送和接收通信信号;以及处理单元(42),用于利用通信信号向直流负载提供控制请求。各直流负载(3)包括:负载侧通信单元(31),用于经由布线线路(2)来发送和接收通信信号;以及控制单元(32),用于根据来自装置(4)的控制请求来对工作状态进行控制。各直流负载(3)配置有调整单元(7),其中该调整单元(7)用于使得控制单元(32)根据来自装置(4)的控制请求对工作状态进行控制的控制时刻在多个直流负载(3)之间错开。

    分支器
    8.
    发明授权

    公开(公告)号:CN103733530B

    公开(公告)日:2015-09-16

    申请号:CN201280039042.5

    申请日:2012-08-10

    Abstract: 本发明涉及一种分支器1,包括并联在干线端子Ta1和Ta2与分支端子Tb1和Tb2之间的信号分支电路8和电力分支电路9,其中信号分支电路8阻止配电电力并且使PLC通信信号通过,并且电力分支电路9阻止通信信号并且使配电电力通过。在信号分支电路8中,在通信信号的频带中,从分支端子Tb1和Tb2侧所见的阻抗与电力线4的特征阻抗相匹配并且从干线端子Ta1和Ta2侧所见的阻抗比从分支端子Tb1和Tb2侧所见的阻抗高。在电力分支电路9中,在通信信号的频带中,将输入/输出阻抗设置为与从干线端子Ta1和Ta2侧所见的信号分支电路8的阻抗相比足够高。因而,能够防止在电力线中从干线到分支线的各个分支点处通信信号强度的急剧降低,并且能够确保鲁棒的通信。

    数据传输方法
    9.
    发明授权

    公开(公告)号:CN101636956B

    公开(公告)日:2013-06-05

    申请号:CN200880008843.9

    申请日:2008-03-26

    Abstract: 本发明提供一种数据传输方法,将多个数据传输装置的各个传输帧,经由其他的数据传输系统传输在时域上实质为矩形波的脉冲串的传输信号的传输路径进行传输,该数据传输方法由多个数据传输装置的每一个执行。该数据传输方法包括如下步骤:在要发送的传输帧中包括纠错编码;及如果在来自其他的多个数据传输装置的各个传输帧中存在该纠错编码的纠错范围内的特定种类的错误,则通过错误控制进行纠错。

    延迟检波电路以及接收装置

    公开(公告)号:CN102754404A

    公开(公告)日:2012-10-24

    申请号:CN201080063118.9

    申请日:2010-07-06

    CPC classification number: H04L27/227 H04L7/042

    Abstract: 本发明提供一种低成本且能降低功耗的延迟检波电路以及利用该延迟检波电路的接收装置。本发明所涉及的延迟检波电路执行基于接收到的接收波对由发送装置发送的数据进行解码的解码处理的一部分。并且,本发明所涉及的接收装置利用此种延迟检波电路。因此,本发明所涉及的延迟检波电路以及接收装置的成本低且能降低功耗。

Patent Agency Ranking