-
公开(公告)号:CN1411193A
公开(公告)日:2003-04-16
申请号:CN02105968.3
申请日:2002-04-12
Applicant: 富士通株式会社
CPC classification number: H04B1/7115 , H04B1/712
Abstract: 用于接收具有多个多径分量的CDMA系统信号的接收装置的目的是减小尺寸。接收部分接收CDMA系统信号。存储部分存储接收部分接收的信号。解调部分利用去扩展码解调存储在存储部分中的接收信号所包含的每一个多径分量。控制部分用于通过促使解调部分进行时分复用处理来对多个多径分量的解调进行控制。RAKE合并部分用于对解调部分的输出进行最大比率的合并以产生解调信号。
-
公开(公告)号:CN1244216C
公开(公告)日:2006-03-01
申请号:CN02105441.X
申请日:2002-04-04
Applicant: 富士通株式会社
IPC: H04L27/18
CPC classification number: H04B1/7113 , H04B2201/7071
Abstract: 一种用于接收和解调来自基站的信号的接收单元,该接收单元包括:接收部分,用于接收来自基站并通过多条路径发送的信号;路径跟踪部分,用于检测由该接收部分接收的信号通过的多条路径中的每一条路径中的时序;解调部分,用于通过根据由路径跟踪部分所检测的多条路径的时序执行去扩展处理;互相关值计算部分,用于计算所接收信号和扩展码之间的互相关值;以及目标选择部分,用于在由路径跟踪部分执行路径跟踪处理的情况下,把来自互相关值计算部分的输出提供到路径跟踪部分,以及在由解调部分解调所接收信号的情况下,把来自互相关值计算部分的输出提供到解调部分。
-
公开(公告)号:CN1239974C
公开(公告)日:2006-02-01
申请号:CN02105837.7
申请日:2002-04-11
Applicant: 富士通株式会社
IPC: G06F1/00
CPC classification number: G06F1/3237 , G06F1/3203 , Y02D10/128
Abstract: 一种半导体集成电路包括多个功能模块,每个模块分别响应相应的命令信号的肯定和否定开始和停止其操作,还包括一种产生时钟信号的时钟产生电路,一种时钟控制电路,该控制电路响应相应的命令信号的肯定开始向每个功能模块供应时钟信号,并响应相应的命令信号的否定停止向每个功能模块供应时钟信号。
-
公开(公告)号:CN1224883C
公开(公告)日:2005-10-26
申请号:CN03102341.X
申请日:2003-01-30
Applicant: 富士通株式会社
IPC: G06F1/32
CPC classification number: G06F1/3203 , G06F1/3287 , H04W52/028 , Y02D10/171 , Y02D70/24
Abstract: 一种将存于一个被间断地供电的区域内的数据快速地存储的半导体器件。电源被间断地提供给第一区。电源被连续地提供给第二区。一个存储器位于第二区内。一个存储电路用于在停止供电之前在存储器中存储第一电路中使用的数据。一个恢复电路用于将已经存于存储器内的数据恢复至第一区的一个预定电路中。如果数据已经存于存储器内,则电源控制电路向存储器供电。否则电源控制电路停止向存储器供电。
-
公开(公告)号:CN1403887A
公开(公告)日:2003-03-19
申请号:CN02105837.7
申请日:2002-04-11
Applicant: 富士通株式会社
IPC: G06F1/00
CPC classification number: G06F1/3237 , G06F1/3203 , Y02D10/128
Abstract: 一种半导体集成电路包括多个功能模块,每个模块分别响应相应的命令信号的肯定和否定开始和停止其操作,还包括一种产生时钟信号的时钟产生电路,一种时钟控制电路,该控制电路响应相应的命令信号的肯定开始向每个功能模块供应时钟信号,并响应相应的命令信号的否定停止向每个功能模块供应时钟信号。
-
公开(公告)号:CN1208919C
公开(公告)日:2005-06-29
申请号:CN02105968.3
申请日:2002-04-12
Applicant: 富士通株式会社
CPC classification number: H04B1/7115 , H04B1/712
Abstract: 用于接收具有多个多径分量的CDMA系统信号的接收装置的目的是减小尺寸。接收部分接收CDMA系统信号。存储部分存储接收部分接收的信号。解调部分利用去扩展码解调存储在存储部分中的接收信号所包含的每一个多径分量。控制部分用于通过促使解调部分进行时分复用处理来对多个多径分量的解调进行控制。RAKE合并部分用于对解调部分的输出进行最大比率的合并以产生解调信号。
-
公开(公告)号:CN1437104A
公开(公告)日:2003-08-20
申请号:CN03102341.X
申请日:2003-01-30
Applicant: 富士通株式会社
IPC: G06F9/40
CPC classification number: G06F1/3203 , G06F1/3287 , H04W52/028 , Y02D10/171 , Y02D70/24
Abstract: 一种将存于一个被间断地供电的区域内的数据快速地存储的半导体器件。电源被间断地提供给第一区。电源被连续地提供给第二区。一个存储器位于第二区内。一个存储电路用于在停止供电之前在存储器中存储第一电路中使用的数据。一个恢复电路用于将已经存于存储器内的数据恢复至第一区的一个预定电路中。如果数据已经存于存储器内,则电源控制电路向存储器供电。否则电源控制电路停止向存储器供电。
-
公开(公告)号:CN1433180A
公开(公告)日:2003-07-30
申请号:CN02154563.4
申请日:2002-12-06
Applicant: 富士通株式会社
CPC classification number: H04B1/40 , H04W52/028 , Y02D70/24 , Y02D70/40
Abstract: 在此提供一种半导体器件,其停止不必要的电路操作,以减少由于泄漏电流所造成的功耗。该器件被功能性地分为模块。该模块的电源系统被分为电源总是开启的非控制电源组和可以独立地开启/关闭每个电源的受控制电源组。当非控制电源组的电源系统控制部分输出用于通电的控制信号时,电源开关部分被导通,以使得受控制电源组从休眠状态释放,从而第一处理部分开始间断操作。仅仅当第一下一个处理必要性确定部分确定下一个处理的必要性时,产生一个控制信号,以激活下一个电源组。不必用于处理的模块不被提供电能,从而没有泄漏电流流过,因此可以减少功耗。
-
公开(公告)号:CN1399455A
公开(公告)日:2003-02-26
申请号:CN02105441.X
申请日:2002-04-04
Applicant: 富士通株式会社
IPC: H04L27/18
CPC classification number: H04B1/7113 , H04B2201/7071
Abstract: 一种用于接收和解调来自基站的信号的接收单元,该接收单元包括:接收部分,用于接收来自基站并通过多条路径发送的信号;路径跟踪部分,用于检测由该接收部分接收的信号通过的多条路径中的每一条路径中的时序;解调部分,用于通过根据由路径跟踪部分所检测的多条路径的时序执行去扩展处理;互相关值计算部分,用于计算所接收信号和扩展码之间的互相关值;以及目标选择部分,用于在由路径跟踪部分执行路径跟踪处理的情况下,把来自互相关值计算部分的输出提供到路径跟踪部分,以及在由解调部分解调所接收信号的情况下,把来自互相关值计算部分的输出提供到解调部分。
-
-
-
-
-
-
-
-