基于外部中断的嵌入式平台IO设备动态识别系统及该系统的IO设备动态识别方法

    公开(公告)号:CN104102512A

    公开(公告)日:2014-10-15

    申请号:CN201410340191.6

    申请日:2014-07-17

    Abstract: 基于外部中断的嵌入式平台IO设备动态识别系统及该系统的IO设备动态识别方法,涉及嵌入式平台的IO设备动态识别技术。它为了解决现有嵌入式平台的IO设备动态识别技术通用性不高的问题。当有IO设备插入对应的接口子板上时,接口子板产生相应的识别信号,该识别信号发送至识别模块后,识别模块产生相应的中断信号,处理器根据该中断信号判断IO设备的种类,并加载相应的驱动程序,使主机系统能够与IO设备进行通信。本发明不需要对设备增加电子数据表格、不需要添加识别所用的存储器件、不需要定制设备,更不需要改造设备的接口物理结构,且能够识别多种IO设备,提高了系统的通用性。本发明适用于嵌入式平台的IO设备动态识别。

    基于外部中断的嵌入式平台IO设备动态识别系统及该系统的IO设备动态识别方法

    公开(公告)号:CN104102512B

    公开(公告)日:2017-04-26

    申请号:CN201410340191.6

    申请日:2014-07-17

    Abstract: 基于外部中断的嵌入式平台IO设备动态识别系统及该系统的IO设备动态识别方法,涉及嵌入式平台的IO设备动态识别技术。它为了解决现有嵌入式平台的IO设备动态识别技术通用性不高的问题。当有IO设备插入对应的接口子板上时,接口子板产生相应的识别信号,该识别信号发送至识别模块后,识别模块产生相应的中断信号,处理器根据该中断信号判断IO设备的种类,并加载相应的驱动程序,使主机系统能够与IO设备进行通信。本发明不需要对设备增加电子数据表格、不需要添加识别所用的存储器件、不需要定制设备,更不需要改造设备的接口物理结构,且能够识别多种IO设备,提高了系统的通用性。本发明适用于嵌入式平台的IO设备动态识别。

    基于ARM、DSP及FPGA的异构多核处理器及任务调度方法

    公开(公告)号:CN104021042A

    公开(公告)日:2014-09-03

    申请号:CN201410273439.1

    申请日:2014-06-18

    Abstract: 基于ARM、DSP以及FPGA的异构多核处理器及任务调度方法,涉及异构多核处理器技术。它为了解决常规的多核处理器对环境的适应能力差、并行处理能力差以及资源控制能力差的问题。本发明包括ARM、DSP、FPGA和外设接口,ARM、DSP以及FPGA之间进行数据传输,外设接口包括RS232接口、CAN总线接口、SPI接口和USB接口。FPGA内嵌入有软件实现的供电模块,用于控制ARM、DSP以及FPGA的电源供应。本发明能够动态地根据不同接口需求实时重构出不同外设接口,显著提高资源利用率和环境适应能力;能够将软件加载在不同的处理器,真正实现硬件的并行。本发明适用于嵌入式应用环境。

Patent Agency Ranking