一种紧凑型真时延电路架构
    1.
    发明公开

    公开(公告)号:CN118041272A

    公开(公告)日:2024-05-14

    申请号:CN202410110715.6

    申请日:2024-01-26

    Applicant: 南开大学

    Abstract: 本发明提供一种紧凑型真时延电路架构,属于真时延电路技术领域,包括高阻变低阻模块、低阻抗真时延电路模块和低阻变高阻模块,高阻变低阻模块的输入端与外部输入端口相连,该高阻变低阻模块输出端级联低阻抗真时延电路模块的输入端,高阻变低阻模块用于将标准端口阻抗转换为低特性阻抗,为低阻抗真时延电路模块提供低阻抗工作环境,低阻抗真时延电路模块用于实现真时延,该低阻抗真时延电路模块的端口特性阻抗低于标准端口阻抗,低阻抗真时延电路模块输出端与低阻变高阻模块相连,低阻变高阻模块用于将低特性阻抗转换为标准端口阻抗进行输出或接入其他电路系统。本发明结构简单,具有宽带工作特性与低插入损耗,减小了整体电路的占用空间。

    一种数控变阻抗慢波传输线结构及控制方法

    公开(公告)号:CN117691326A

    公开(公告)日:2024-03-12

    申请号:CN202311565262.8

    申请日:2023-11-22

    Applicant: 南开大学

    Abstract: 本发明提供一种数控变阻抗慢波传输线结构及控制方法,属于慢波传输线技术领域,包括第一信号线、与第一信号线并联的第二信号线、与第一信号线相接的多个悬挂电容、与多个悬挂电容相接的浮空金属地、位于第二信号线两侧的接地屏蔽层,控制浮空金属地和两侧接地屏蔽层连接的第一开关、控制第一信号线和第二信号线连接的第二开关,通过对第一开关和第二开关的控制,实现高延迟线路、低延迟线路、高特性阻抗线路、低特性阻抗线路之间的切换。本发明结构简单,采用数控技术在传输线上实现灵活的阻抗分布以及高低延迟,具有高阻抗比、高延迟差、低损耗、小尺寸的优点,能够适应不同频率范围的需求,可实现广泛应用。

    一种面向用户意图的时空知识图谱构建方法

    公开(公告)号:CN115827898A

    公开(公告)日:2023-03-21

    申请号:CN202211692521.9

    申请日:2022-12-28

    Applicant: 南开大学

    Abstract: 本发明属于数据挖掘技术领域,具体涉及基于位置服务的社交网络时空数据,特别是一种面向用户意图的时空知识图谱构建方法。该方法包括如下步骤:第1步、数据采集并对其进行预处理,进而构建能够直接输入模型的用户、地点、类别、时间槽和地理位置编码的ID;第2步、利用预处理后的数据建立访问序列向量,构建用户出行意图向量;第3步、构建时空知识图谱模型,生成对应的三元组(u,(rseq,rpur),v),用于记录用户u在移动行为rseq后,根据出行意图目的rpur,进行了位置地点v的访问;第4步、根据给定用户的历史访问序列和出行意图进行位置预测。

Patent Agency Ranking