-
公开(公告)号:CN119761435A
公开(公告)日:2025-04-04
申请号:CN202411815464.8
申请日:2024-12-11
Applicant: 北京邮电大学
IPC: G06N3/063 , G06N3/0464
Abstract: 本发明提供一种在模拟存内计算NPU中部署神经网络的方法和电子设备,所述方法包括:多个存储单元组成内存条,ACiM根据输入通道数以内存条为单位排列存储权重的存储区域,该方法包括:重塑用于部署神经网络的算子的权重,选择预设数量的输入通道的权重穿插到其他输入通道中;其中,所述算子的类型为计算密集型;在模拟存内计算NPU中部署神经网络,同时保持NPU中的存储单元的边界以2N字节为单位进行变化,并保持权重大小的设置遵循NPU所属硬件的内存条边界2M字节;其中,N∈[1,X],M∈[1,Y],X、Y属于正整数。发明能够达到优选的在模拟存内计算NPU中部署神经网络的效果。