-
公开(公告)号:CN107907893B
公开(公告)日:2021-07-02
申请号:CN201711134666.6
申请日:2017-11-16
Applicant: 北京卫星信息工程研究所
Abstract: 本发明涉及一种基于并行频率与并行码搜索的分段式可配置军码直捕方法,首先将卫星信号下变频为基带卫星信号,通过降采样处理使得采样率与基带卫星信号带宽相似;然后缓存2ms降采样后的卫星信号与2ms的本地伪码数据;再后对缓存的卫星信号和本地伪码经过分段拼接处理后进行FFT运算,复乘后再进行IFFT运算;最后,获取对应码相位的多普勒分布后进行峰值检测获取码相位与多普勒值,重复前面步骤M次,完成捕获。因此,即使在码相位时间模糊度较大情况下,也能够快速的完成军码直接捕获。
-
公开(公告)号:CN108196890B
公开(公告)日:2021-04-20
申请号:CN201711413515.4
申请日:2017-12-24
Applicant: 北京卫星信息工程研究所
IPC: G06F9/4401
Abstract: 本发明提出一种在轨混合加载FPGA与CPU的方法,包括:生成SRAM型FPGA加载配置文件;将其与生成的CPU引导软件加入了同步字命令融合生成统一加载配置文件并存储在PROM中;当上电后反熔丝FPGA根据从PROM中读取文件加载SRAM型FPGA,当配置加载成功后,返回加载成功信号;顺序读取文件,当判别到统一加载配置文件中的同步字命令后,识别文件中的CPU引导软件,桥接至CPU,对CPU进行引导软件加载;所述CPU自主产生读取PROM的控制信号发送至反熔丝FPGA,并从PROM中读回CPU的加载数据,以完成对CPU进行再次加载。本发明节省了FLASH的使用空间与成本,提高了其抗辐照能力,提高了CPU配置加载数据的可靠性。
-
公开(公告)号:CN107907893A
公开(公告)日:2018-04-13
申请号:CN201711134666.6
申请日:2017-11-16
Applicant: 北京卫星信息工程研究所
Abstract: 本发明涉及一种基于并行频率与并行码搜索的分段式可配置军码直捕方法,首先将卫星信号下变频为基带卫星信号,通过降采样处理使得采样率与基带卫星信号带宽相似;然后缓存2ms降采样后的卫星信号与2ms的本地伪码数据;再后对缓存的卫星信号和本地伪码经过分段拼接处理后进行FFT运算,复乘后再进行IFFT运算;最后,获取对应码相位的多普勒分布后进行峰值检测获取码相位与多普勒值,重复前面步骤M次,完成捕获。因此,即使在码相位时间模糊度较大情况下,也能够快速的完成军码直接捕获。
-
公开(公告)号:CN108008419A
公开(公告)日:2018-05-08
申请号:CN201711211698.1
申请日:2017-11-28
Applicant: 北京卫星信息工程研究所
IPC: G01S19/21
Abstract: 一种基于FPGA的抗转发式欺骗干扰方法及其检测系统,通过FPGA设计方案,实现在捕获阶段对正常卫星信号进行锁定。对信号进行峰值检测,找出所有的相关峰;设定阈值V1,对寻找到的相关峰进行过滤,剔除由于噪声产生的细小峰;找出最大峰值和次大峰值以及对应的码相位和多普勒频率;设定阈值V2进行判断:如果次大峰值小于阈值V2,则可认为只存在正常卫星信号,锁定最大峰值对应的码相位和多普勒频率;如果次大峰值大于阈值V2,则可认为存在转发式欺骗干扰,则锁定较小的码相位及对应的多普勒频率,在捕获阶段对卫星信号进行检测,在存在转发式欺骗干扰信号的情况下捕获到正常卫星信号,从而实现抗转发式欺骗干扰的目的。
-
公开(公告)号:CN108196890A
公开(公告)日:2018-06-22
申请号:CN201711413515.4
申请日:2017-12-24
Applicant: 北京卫星信息工程研究所
IPC: G06F9/4401
Abstract: 本发明提出一种在轨混合加载FPGA与CPU的方法,包括:生成SRAM型FPGA加载配置文件;将其与生成的CPU引导软件加入了同步字命令融合生成统一加载配置文件并存储在PROM中;当上电后反熔丝FPGA根据从PROM中读取文件加载SRAM型FPGA,当配置加载成功后,返回加载成功信号;顺序读取文件,当判别到统一加载配置文件中的同步字命令后,识别文件中的CPU引导软件,桥接至CPU,对CPU进行引导软件加载;所述CPU自主产生读取PROM的控制信号发送至反熔丝FPGA,并从PROM中读回CPU的加载数据,以完成对CPU进行再次加载。本发明节省了FLASH的使用空间与成本,提高了其抗辐照能力,提高了CPU配置加载数据的可靠性。
-
-
-
-