一种用于运算放大器的数字自校零电路

    公开(公告)号:CN102025326A

    公开(公告)日:2011-04-20

    申请号:CN201010606488.4

    申请日:2010-12-24

    Inventor: 蒋方亮

    Abstract: 一种用于运算放大器的数字自校零电路,以有效改善电压漂移对输出的影响,包括被校零放大器,所述被校零放大器具有调零端,所述被校零放大器的正向输入端分别连接第一开关的一端和第二开关的一端,所述第一开关的另一端和第二开关的另一端对应连接输入电压的两端,所述第二开关的另一端还连接所述被校零放大器的负向输入端;所述被校零放大器的输出端经过输出电压节点连接自稳零运算放大器的输入端,所述自稳零运算放大器的输出端连接窗口比较器的输入端,所述窗口比较器的输出端连接控制逻辑电路,所述控制逻辑电路控制所述窗口比较器的窗口大小;所述调零端连接电流型数模转换器,所述电流型数模转换器连接电压基准电路。

    数模转换器的差分非线性误差实时校正的自动校准电路

    公开(公告)号:CN102025374B

    公开(公告)日:2013-10-16

    申请号:CN201010606037.0

    申请日:2010-12-24

    Inventor: 蒋方亮 季启政

    Abstract: 对数模转换器的差分非线性误差实时校正的自动校准电路,以提高数模转换器DAC的分辨率,包括一个求和放大器,所述求和放大器的输出端通过第一电阻分别连接第一开关的一端和所述求和放大器的负向输入端,所述求和放大器的负向输入端连接第二开关的一端;所述第一开关的另一端连接应用数模转换器,所述第二开关的另一端连接校准数模转换器;所述应用数模转换器通过数据总线A分别连接随机存储器和控制器,所述校准数模转换器通过RAM数据总线连接所述随机存储器;所述第一开关和第二开关均连接所述控制器;所述求和放大器的输出端通过第二电阻分别连接标准数模转换器和比较器的正向输入端,所述标准数模转换器通过数据总线B分别连接所述随机存储器。

    一种可编程抗干扰的同步触发器

    公开(公告)号:CN102163974B

    公开(公告)日:2013-09-25

    申请号:CN201010606036.6

    申请日:2010-12-24

    Inventor: 蒋方亮 季启政

    Abstract: 一种可编程抗干扰的同步触发器,为ADC采样系统提供可靠的触发信号,从而保证采样系统的同步准确度,包括正向输入端均相互连接且负向输入端相互连接的一个参考点检测比较器、一个正迟滞比较器和一个负迟滞比较器,所述正向输入端均相互连接的节点连接输入信号;所述参考点检测比较器的输出端分别通过电阻连接工作电源和通过计数器与控制逻辑电路互连;所述正迟滞比较器的输出端分别连接第一电阻网络的一端和所述控制逻辑电路,所述第一电阻网络的另一端连接所述正迟滞比较器的正向输入端,所述第一电阻网络通过接地端接地并通过端口连接所述控制逻辑电路;所述负迟滞比较器的输出端分别连接第二电阻网络的一端和所述控制逻辑电路。

    一种可编程抗干扰的同步触发器

    公开(公告)号:CN102163974A

    公开(公告)日:2011-08-24

    申请号:CN201010606036.6

    申请日:2010-12-24

    Inventor: 蒋方亮

    Abstract: 一种可编程抗干扰的同步触发器,为ADC采样系统提供可靠的触发信号,从而保证采样系统的同步准确度,包括正向输入端均相互连接且负向输入端相互连接的一个参考点检测比较器、一个正迟滞比较器和一个负迟滞比较器,所述正向输入端均相互连接的节点连接输入信号;所述参考点检测比较器的输出端分别通过电阻连接工作电源和通过计数器与控制逻辑电路互连;所述正迟滞比较器的输出端分别连接第一电阻网络的一端和所述控制逻辑电路,所述第一电阻网络的另一端连接所述正迟滞比较器的正向输入端,所述第一电阻网络通过接地端接地并通过端口连接所述控制逻辑电路;所述负迟滞比较器的输出端分别连接第二电阻网络的一端和所述控制逻辑电路。

    数模转换器的差分非线性误差实时校正的自动校准电路

    公开(公告)号:CN102025374A

    公开(公告)日:2011-04-20

    申请号:CN201010606037.0

    申请日:2010-12-24

    Inventor: 蒋方亮

    Abstract: 对数模转换器的差分非线性误差实时校正的自动校准电路,以提高数模转换器DAC的分辨率,包括一个求和放大器,所述求和放大器的输出端通过第一电阻分别连接第一开关的一端和所述求和放大器的负向输入端,所述求和放大器的负向输入端连接第二开关的一端;所述第一开关的另一端连接应用数模转换器,所述第二开关的另一端连接校准数模转换器;所述应用数模转换器通过数据总线A分别连接随机存储器和控制器,所述校准数模转换器通过RAM数据总线连接所述随机存储器;所述第一开关和第二开关均连接所述控制器;所述求和放大器的输出端通过第二电阻分别连接标准数模转换器和比较器的正向输入端,所述标准数模转换器通过数据总线B分别连接所述随机存储器。

Patent Agency Ranking