-
公开(公告)号:CN119271577A
公开(公告)日:2025-01-07
申请号:CN202410897722.5
申请日:2024-07-05
Applicant: 三星电子株式会社
IPC: G06F12/1009 , G06F12/0882 , G06F3/06
Abstract: 提供了一种存储器装置、存储器管理方法和计算快速链路存储器装置。所述存储器装置包括存储器和控制器。存储器被配置为存储数据。控制器被配置为从处理单元接收基于多级分页的第一地址数据,通过执行多级分页的级的页表遍历来将第一地址数据转换为第二地址数据,并且使用第二地址数据来访问存储器。
-
公开(公告)号:CN109978977B
公开(公告)日:2024-09-27
申请号:CN201811034394.7
申请日:2018-09-05
Applicant: 三星电子株式会社
Abstract: 一种图形处理单元(GPU),被配置为使用预取的图形数据执行基于图块的渲染,包括:图块器,被配置为对当前帧执行分仓(binning),并获得所述当前帧的多个图块中的第一图块的第一分仓比特流;分仓相关器,被配置为通过使用所述第一分仓比特流和前一帧的第二图块的第二分仓比特流,来确定所述第一图块和所述第二图块是否彼此相似,其中所述第二图块的图块ID与所述第一图块相同;预取器,被配置为当确定所述第一图块和所述第二图块彼此相似时,通过使用所述图块ID来预取用于渲染所述第二图块的第二图形数据;以及至少一个处理器,被配置为使用预取的所述第二图形数据来渲染所述当前帧。
-
公开(公告)号:CN104731560B
公开(公告)日:2020-02-07
申请号:CN201410715544.6
申请日:2014-12-01
Applicant: 三星电子株式会社
IPC: G06F9/38
Abstract: 一种支持多线程处理的功能单元、处理器及其操作方法。所述支持多线程处理的功能单元包括:多个输入端口,被配置为接收多个线程的多个操作码和多个操作数,其中,所述多个输入端口中的每个输入端口被配置为接收不同的线程的操作码和操作数;多个运算器,被配置为使用接收的所述多个操作码执行运算;运算器选择器,被配置为基于每个操作码从所述多个运算器中选择一运算器来使用接收到的所述多个操作数中的一操作数执行特定运算;多个输出端口,被配置为输出每个线程的运算的运算结果。
-
-
公开(公告)号:CN104731560A
公开(公告)日:2015-06-24
申请号:CN201410715544.6
申请日:2014-12-01
Applicant: 三星电子株式会社
IPC: G06F9/38
Abstract: 一种支持多线程处理的功能单元、处理器及其操作方法。所述支持多线程处理的功能单元包括:多个输入端口,被配置为接收多个线程的多个操作码和多个操作数,其中,所述多个输入端口中的每个输入端口被配置为接收不同的线程的操作码和操作数;多个运算器,被配置为使用接收的所述多个操作码执行运算;运算器选择器,被配置为基于每个操作码从所述多个运算器中选择一运算器来使用接收到的所述多个操作数中的一操作数执行特定运算;多个输出端口,被配置为输出每个线程的运算的运算结果。
-
公开(公告)号:CN100502247C
公开(公告)日:2009-06-17
申请号:CN200410078959.3
申请日:2004-09-16
Applicant: 三星电子株式会社
Abstract: 本发明公开了一种简化的信道译码设备及其信道译码方法。该信道译码设备包括去打孔单元,用于基于打孔模式,在打孔位置上插入任意数据,并输出去打孔数据;维特比译码器,用于译码该去打孔数据,输出译码数据,并临时存储和读出该去打孔数据和该打孔模式;和性能测量单元,用于使用该去打孔数据、该译码数据和该打孔模式来计算该译码数据的误码率。因此,该信道译码设备使用维特比译码器来计算译码数据的误码率,从而减少了性能测量单元的硬件,并相应地降低了电能消耗和成本。
-
-
公开(公告)号:CN106408634B
公开(公告)日:2020-12-29
申请号:CN201610617830.8
申请日:2016-07-29
Applicant: 三星电子株式会社
Abstract: 提供一种纹理处理设备和方法。纹理处理器包括:纹理高速缓冲存储器,被配置为存储纹理;控制器,被配置为确定存储的纹理之中的与被请求纹理对应的纹理地址并且从纹理高速缓冲存储器读取与纹理地址对应的纹理;格式转换器,被配置为基于图形处理单元(GPU)需要的纹理精确度,将读取的纹理的格式转换成另一种格式;纹理过滤器,被配置为使用格式被转换成所述另一种格式的读取的纹理来执行纹理过滤。
-
公开(公告)号:CN106201915B
公开(公告)日:2020-06-09
申请号:CN201510463551.6
申请日:2015-07-31
Applicant: 三星电子株式会社
IPC: G06F12/0808
Abstract: 公开了一种高速缓冲存储器系统及其操作方法。所述高速缓冲存储器设备包括:标签比较器,被配置为将包括在由接收到的组地址所指示的组中的多条标签数据中的每条标签数据的较高的位与接收到的标签地址的较高的位进行比较,将所述多条标签数据中的每条标签数据的其他位与标签地址的其他位进行比较,并且基于比较的结果确定存在高速缓存命中还是高速缓存未命中;更新控制器,被配置为响应于高速缓存未命中被确定,基于所述多条标签数据中的每条标签数据的较高的位和标签地址的较高的位之间的比较结果,将包括在所述组中且与所述多条标签数据对应的多个高速缓存数据中的一个高速缓存数据确定为更新候选,并用新数据对更新候选进行更新。
-
公开(公告)号:CN104216774A
公开(公告)日:2014-12-17
申请号:CN201410232954.5
申请日:2014-05-29
Abstract: 提供了一种多核设备及其作业调度方法。所述多核设备包括:多个核心,均包括被配置为存储激活周期计数的激活周期计数单元以及被配置为存储停顿周期计数的停顿周期计数单元。所述多核设备还包括:作业调度器,被配置为基于从所述多个核心中的每一个核心接收到的状态信息确定处于激活状态的核心的最优数量,并调整供电以保持处于激活状态的核心的最优数量。
-
-
-
-
-
-
-
-
-