-
公开(公告)号:CN113314078A
公开(公告)日:2021-08-27
申请号:CN202110198122.6
申请日:2021-02-22
Applicant: 三星电子株式会社
IPC: G09G3/3225 , G09G3/3275
Abstract: 提供了一种显示驱动集成电路和包括其的显示装置。显示驱动集成电路包括:时序控制器;第一源极驱动器,其包括第一反相输入、第一非反相输入和第一输出;第二源极驱动器,其包括第二反相输入、第二非反相输入和第二输出;以及开关电路,其通过第一和第二焊盘与显示面板连接。在时序控制器的控制下,开关电路执行第一开关操作和第二开关操作中的一个,第一开关操作将第一反相输入和第一输出与第一焊盘连接,将第二反相输入和第二输出与第二焊盘连接,以及将第一和第二解码电压分别施加至第一和第二非反相输入,第二开关操作将感测参考电压施加至第一和第二非反相输入,将第一和第二输出与输出节点连接,以及将第一和第二反相输入与一个焊盘连接。
-
公开(公告)号:CN1457146A
公开(公告)日:2003-11-19
申请号:CN03123092.X
申请日:2003-04-30
Applicant: 三星电子株式会社
CPC classification number: H03F1/0261 , H03F1/307 , H03F3/3022
Abstract: 本发明公开了一种控制静态电流的AB类缓冲放大器。该AB类缓冲放大器包括一个第一电流控制器和一个第二电流控制器。第一电流控制器响应第一信号的第一逻辑电平把电流供应到输出节点,并且响应第一信号的第二逻辑电平将输入电压缓冲和输出到输出节点。第二电流控制器响应第二信号的第二逻辑电平从输出节点吸收电流,并且响应第二信号的第一逻辑电平将输入电压缓冲并输出到输出节点。如果输入电压高于输出电压,则以第一逻辑电平产生第一和第二信号;如果输入电压低于输出电压,则以第二逻辑电平产生第一和第二信号。所以,AB类缓冲放大器通过自由控制静态电流量并容易地供应和吸收流入放大器输出节点的静态电流。
-
公开(公告)号:CN100350738C
公开(公告)日:2007-11-21
申请号:CN03123092.X
申请日:2003-04-30
Applicant: 三星电子株式会社
CPC classification number: H03F1/0261 , H03F1/307 , H03F3/3022
Abstract: 本发明公开了一种控制静态电流的AB类缓冲放大器。该AB类缓冲放大器包括一个第一电流控制器和一个第二电流控制器。第一电流控制器响应第一信号的第一逻辑电平把电流供应到输出节点,并且响应第一信号的第二逻辑电平将输入电压缓冲和输出到输出节点。第二电流控制器响应第二信号的第二逻辑电平从输出节点吸收电流,并且响应第二信号的第一逻辑电平将输入电压缓冲并输出到输出节点。如果输入电压高于输出电压,则以第一逻辑电平产生第一和第二信号;如果输入电压低于输出电压,则以第二逻辑电平产生第一和第二信号。所以,AB类缓冲放大器通过自由控制静态电流量并容易地供应和吸收流入放大器输出节点的静态电流。
-
公开(公告)号:CN101004903B
公开(公告)日:2011-01-12
申请号:CN200710001988.3
申请日:2007-01-16
Applicant: 三星电子株式会社
CPC classification number: G09G3/3622 , G09G3/2092 , G09G3/3681 , G09G2300/0426 , G09G2310/021 , G09G2310/0218
Abstract: 本发明提供了一种用于支持各种驱动模式的显示驱动器集成电路(IC)和显示驱动方法,该显示驱动器IC包括输入单元、数模转换器和行数据输出单元。在每个行扫描时钟脉冲内,行数据输出单元向与之对应的行线输出至少一个行数据。行数据输出单元响应模式选择信号以从多个驱动模式中选择的驱动模式的激活次序来激活用于将所述行数据输出到所述行线的输出路径,其中,所述多个驱动模式具有不同的激活输出路径的次序。
-
公开(公告)号:CN101004903A
公开(公告)日:2007-07-25
申请号:CN200710001988.3
申请日:2007-01-16
Applicant: 三星电子株式会社
CPC classification number: G09G3/3622 , G09G3/2092 , G09G3/3681 , G09G2300/0426 , G09G2310/021 , G09G2310/0218
Abstract: 本发明提供了一种用于支持各种驱动模式的显示驱动器集成电路(IC)和显示驱动方法,该显示驱动器IC包括输入单元、数模转换器和行数据输出单元。在每个行扫描时钟脉冲内,行数据输出单元向与之对应的行线输出至少一个行数据。行数据输出单元响应模式选择信号以从多个驱动模式中选择的驱动模式的激活次序来激活用于将所述行数据输出到所述行线的输出路径,其中,所述多个驱动模式具有不同的激活输出路径的次序。
-
-
-
-