-
公开(公告)号:CN114546097A
公开(公告)日:2022-05-27
申请号:CN202111366161.9
申请日:2021-11-18
Applicant: 三星电子株式会社
IPC: G06F1/3237 , H03K19/094
Abstract: 本申请涉及时钟门控单元、集成电路以及锁存器电路。一种时钟门控单元,包括:第一电路,被配置为接收使能信号和反相的输出时钟信号,并通过第一节点生成第一信号;第二电路,被配置为接收第一信号并生成反相的第一信号;第三电路,被配置为接收第一信号、反相的第一信号和输入时钟信号,通过第一节点连接到第一电路来生成第一信号,并且通过第二节点来生成反相的输出时钟信号;以及第四电路,被配置为接收第一信号,通过第二节点连接到第三电路来生成反相的输出时钟信号,并且生成输出时钟信号,其中第三电路包括接收输入时钟信号的晶体管对。
-
公开(公告)号:CN115459743A
公开(公告)日:2022-12-09
申请号:CN202210642371.4
申请日:2022-06-08
Applicant: 三星电子株式会社
Abstract: 一种基于脉冲的触发器电路包括:脉冲生成器,其生成脉冲信号和反相脉冲信号;扫描保持缓冲器,其将扫描输入信号保持延迟时间;以及锁存器电路,其包括响应于扫描使能信号、脉冲信号和反相脉冲信号接收数据信号和扫描输入信号之一的中间节点。脉冲生成器电路包括:直接路径,其将时钟信号作为直接路径输入提供至NAND电路;延迟路径,其包括被配置为延迟时钟信号并且将延迟的时钟信号作为延迟路径输入提供至NAND电路的数个级,其中,NAND电路对直接路径输入和延迟路径输入执行NAND操作,以生成反相脉冲信号;以及反馈路径,其将脉冲信号提供至延迟路径的数个级中的第一级。
-
公开(公告)号:CN115208358A
公开(公告)日:2022-10-18
申请号:CN202210343268.X
申请日:2022-03-31
Applicant: 三星电子株式会社
IPC: H03K3/037 , H03K19/094 , G06F30/392 , G06F30/394
Abstract: 提供了触发器及包括其的集成电路的设计方法。所述触发器包括第一行中的第一主锁存器、第二行中的第二主锁存器、所述第一行中的第一从锁存器和所述第二行中的第二从锁存器。所述第一主锁存器和所述第二主锁存器在第二方向上相邻设置,并且所述第一从锁存器和所述第二从锁存器在所述第二方向上相邻设置。
-
-