-
公开(公告)号:CN119271591A
公开(公告)日:2025-01-07
申请号:CN202410890887.X
申请日:2024-07-04
Applicant: 三星电子株式会社
Abstract: 一种接口功能块包括:第一数据I/O电路和第二数据I/O电路,沿着第一轴顺序地安排;选通信号I/O电路,从第一数据I/O电路起布置在第一轴的左侧;时钟发生器电路,从第二数据I/O电路起布置在第一轴的右侧;第一类型路由单元和第二类型路由单元,沿着垂直于第一轴的第二轴顺序地安排在选通信号I/O电路的第一轴坐标处;第三类型路由单元和第四类型路由单元,沿着第二轴顺序地安排在第一数据I/O电路的第一轴坐标处,以及另一第三类型路由单元和另一第四类型路由单元,沿着第二轴顺序地安排在第二数据I/O电路的第一轴坐标处,其中由时钟发生器电路生成的时钟在第一轴的左方向上朝向第一数据I/O电路和第二数据I/O电路以及选通信号I/O电路传送。
-
公开(公告)号:CN1577304A
公开(公告)日:2005-02-09
申请号:CN200410061833.5
申请日:2004-06-25
Applicant: 三星电子株式会社
Inventor: 李千手
IPC: G06F13/36
CPC classification number: G06F13/364
Abstract: 一种仲裁系统总线的方法,该系统总线由作为第一主控器件的CPU、以及第二和第三主控器件共享,该方法包括:存储每一主控器件的第一总线占用率和可变总线占用率。当激活提供给CPU的中断信号时,将作为CPU的第一总线占用率和可变总线占用率之和的CPU的第二总线占用率、以及第二和第三主控器件的第一总线占用率施加到总线仲裁器。当减活中断信号时,将通过从CPU的第一总线占用率中减去可变总线占用率获得的CPU的第三总线占用率、以及第二和第三主控器件的第一总线占用率施加到总线仲裁器。根据施加到总线仲裁器的总线占用率,来控制系统总线的利用优先权。
-
公开(公告)号:CN112799871A
公开(公告)日:2021-05-14
申请号:CN202010713686.4
申请日:2020-07-22
Applicant: 三星电子株式会社
Inventor: 李千手 , 罗西塔斯瓦·巴塔查里亚
IPC: G06F11/10
Abstract: 公开了一种电子系统,可以包括被配置为实现主知识产权(IP)、检查器IP和错误检测电路的一个或多个处理电路单元。主知识产权IP包括第一数据路径和第一控制信号路径。检查器IP包括第二控制信号路径。错误检测电路被配置为:通过对由主IP通过第一数据路径输出到错误检测电路的输出数据执行纠错码(ECC)解码,来检测数据的错误,并且基于以下项来检测控制信号的错误:第一信号,由主IP通过第一控制信号路径输出到错误检测电路,第二信号,由检查器IP通过第二控制信号路径输出到错误检测电路。
-
公开(公告)号:CN100394412C
公开(公告)日:2008-06-11
申请号:CN200410061833.5
申请日:2004-06-25
Applicant: 三星电子株式会社
Inventor: 李千手
IPC: G06F13/36
CPC classification number: G06F13/364
Abstract: 一种仲裁系统总线的方法,该系统总线由作为第一主控器件的CPU、以及第二和第三主控器件共享,该方法包括:存储每一主控器件的第一总线占用率和可变总线占用率。当激活提供给CPU的中断信号时,将作为CPU的第一总线占用率和可变总线占用率之和的CPU的第二总线占用率、以及第二和第三主控器件的第一总线占用率施加到总线仲裁器。当减活中断信号时,将通过从CPU的第一总线占用率中减去可变总线占用率获得的CPU的第三总线占用率、以及第二和第三主控器件的第一总线占用率施加到总线仲裁器。根据施加到总线仲裁器的总线占用率,来控制系统总线的利用优先权。
-
-
-